29.4: Procedimiento
- Page ID
- 87048
29.4.1: Amplificador de Voltaje de Fuente Común
1. Considere el circuito de la Figura 29.3.1 usando Vdd = 15 voltios, Vss = −3 voltios, Rin = 33 k\(\Omega\), Rg = 330 k\(\Omega\), Rs = 4.7 k\(\Omega\), Rd = 4.7 k\(\Omega\), Rload = 22 k\(\Omega\), Cin = Cut = 10\(\mu\) F y Cs = 470\(\mu\) F. Suponiendo\(V_{GS}\) = −2 voltios y\(g_m\) = 2 mS (4 mS si utilizando el J112), determinar la ganancia teórica y la impedancia de entrada del circuito y registrarlos en la Tabla 29.5.1.
2. Construir el circuito de la Figura 29.3.1 usando Vdd = 15 voltios, Vss = −3 voltios, Rin = 33 k\(\Omega\), Rg = 330 k\(\Omega\), Rs=4.7 k\(\Omega\), Rd = 4.7 k\(\Omega\), Rload = 22 k\(\Omega\), Cin = Cut = 10\(\mu\) F y Cs = 470\(\mu\) F. Establece Vin a un pico sinusoidal de 100 mV a 1 kHz. Mida los voltajes en la puerta y carga, y registrelos en la Tabla 29.5.1. Capture imágenes de los voltajes de entrada y puerta, y los voltajes de puerta y carga. Observe si la carga está invertida o no en comparación con la señal de puerta.
3. Con base en los voltajes de compuerta y drenaje medidos, determinar los resultados teóricos\(A_v\) y\(Z_{in}\), y registrarlos en la Tabla 29.5.1. Tenga en cuenta que se\(Z_{in}\) puede calcular usando la regla del divisor de voltaje o la ley de Ohm dada la puerta y los voltajes de entrada junto con el valor de la resistencia de entrada. También determinar y registrar las desviaciones porcentuales.
4. Repita los pasos del 1 al 3 para los dos JFET restantes.
29.4.2: Seguidor de voltaje de drenaje común
5. Consideremos el circuito de la Figura 29.3.2 usando Vdd = 15 voltios, Vss = −3 voltios, Rin = 33 k\(\Omega\), Rg = 330 k\(\Omega\), Rs = 4.7 k\(\Omega\), Rload = 22 k\(\Omega\), Cin = 10\(\mu\) F y Cout = 470\(\mu\) F. Suponiendo\(V_{GS}\) = −2 voltios y\(g_m\) = 2 mS (4 mS si se usa el J112), determine la ganancia teórica y la impedancia de entrada del circuito y registro en la Tabla 29.5.2.
6. Construir el circuito de la Figura 29.3.2 usando Vdd = 15 voltios, Vss = −3 voltios, Rin = 33 k\(\Omega\), Rg = 330 k\(\Omega\), Rs=4.7 k\(\Omega\), Rload = 22 k\(\Omega\), Cin = 10\(\mu\) F y Cut = 470\(\mu\) F. Establece Vin en un seno pico de 100 mV a 1 kHz. Mida los voltajes en la puerta y carga, y registrelos en la Tabla 29.5.2. Capture imágenes de los voltajes de entrada y puerta, y los voltajes de puerta y carga. Observe si la carga está invertida o no en comparación con la señal de puerta.
7. Con base en los voltajes de compuerta y drenaje medidos, determinar los resultados teóricos\(A_v\) y\(Z_{in}\), y registrarlos en la Tabla 29.5.2. También determinar y registrar las desviaciones porcentuales.
8. Repita los pasos del 5 al 7 para los dos JFET restantes.
29.4.3: Solución de problemas
9. Considere cada una de las fallas individuales enumeradas en la Tabla 29.5.3 y estime el voltaje de carga CA resultante para el circuito 1. Introducir cada una de las fallas individuales en turno y medir y registrar el voltaje de carga en la Tabla 29.5.3.