Saltar al contenido principal
LibreTexts Español

3.6: Puertas TTL NOR y OR

  • Page ID
    154407
  • \( \newcommand{\vecs}[1]{\overset { \scriptstyle \rightharpoonup} {\mathbf{#1}} } \)

    \( \newcommand{\vecd}[1]{\overset{-\!-\!\rightharpoonup}{\vphantom{a}\smash {#1}}} \)

    \( \newcommand{\id}{\mathrm{id}}\) \( \newcommand{\Span}{\mathrm{span}}\)

    ( \newcommand{\kernel}{\mathrm{null}\,}\) \( \newcommand{\range}{\mathrm{range}\,}\)

    \( \newcommand{\RealPart}{\mathrm{Re}}\) \( \newcommand{\ImaginaryPart}{\mathrm{Im}}\)

    \( \newcommand{\Argument}{\mathrm{Arg}}\) \( \newcommand{\norm}[1]{\| #1 \|}\)

    \( \newcommand{\inner}[2]{\langle #1, #2 \rangle}\)

    \( \newcommand{\Span}{\mathrm{span}}\)

    \( \newcommand{\id}{\mathrm{id}}\)

    \( \newcommand{\Span}{\mathrm{span}}\)

    \( \newcommand{\kernel}{\mathrm{null}\,}\)

    \( \newcommand{\range}{\mathrm{range}\,}\)

    \( \newcommand{\RealPart}{\mathrm{Re}}\)

    \( \newcommand{\ImaginaryPart}{\mathrm{Im}}\)

    \( \newcommand{\Argument}{\mathrm{Arg}}\)

    \( \newcommand{\norm}[1]{\| #1 \|}\)

    \( \newcommand{\inner}[2]{\langle #1, #2 \rangle}\)

    \( \newcommand{\Span}{\mathrm{span}}\) \( \newcommand{\AA}{\unicode[.8,0]{x212B}}\)

    \( \newcommand{\vectorA}[1]{\vec{#1}}      % arrow\)

    \( \newcommand{\vectorAt}[1]{\vec{\text{#1}}}      % arrow\)

    \( \newcommand{\vectorB}[1]{\overset { \scriptstyle \rightharpoonup} {\mathbf{#1}} } \)

    \( \newcommand{\vectorC}[1]{\textbf{#1}} \)

    \( \newcommand{\vectorD}[1]{\overrightarrow{#1}} \)

    \( \newcommand{\vectorDt}[1]{\overrightarrow{\text{#1}}} \)

    \( \newcommand{\vectE}[1]{\overset{-\!-\!\rightharpoonup}{\vphantom{a}\smash{\mathbf {#1}}}} \)

    \( \newcommand{\vecs}[1]{\overset { \scriptstyle \rightharpoonup} {\mathbf{#1}} } \)

    \( \newcommand{\vecd}[1]{\overset{-\!-\!\rightharpoonup}{\vphantom{a}\smash {#1}}} \)

    Examinemos el siguiente circuito TTL y analicemos su funcionamiento:

    04127.png

    Los transistores Q 1 y Q 2 están dispuestos de la misma manera que hemos visto para el transistor Q1 en todos los demás circuitos TTL. En lugar de funcionar como amplificadores, Q 1 y Q 2 están siendo utilizados como redes de “dirección” de dos diodos. Podemos reemplazar Q 1 y Q 2 con conjuntos de diodos para ayudar a ilustrar:

    04128.png

    Si la entrada A se deja flotante (o conectada a V cc), la corriente pasará por la base del transistor Q 3, saturándola. Si la entrada A está conectada a tierra, esa corriente se desvía lejos de la base de Q 3 a través del diodo de dirección izquierdo de “Q 1", obligando así a Q 3 a cortar. Lo mismo puede decirse de la entrada B y el transistor Q 4: el nivel lógico de la entrada B determina la conducción de Q 4: ya sea saturada o de corte.

    Observe cómo los transistores Q 3 y Q 4 están en paralelo en sus terminales de colector y emisor. En esencia, estos dos transistores están actuando como conmutadores en paralelo, permitiendo la corriente a través de las resistencias R3 y R4 de acuerdo con los niveles lógicos de las entradas A y B. Si alguna entrada está en un nivel “alto” (1), entonces al menos uno de los dos transistores (Q 3 y/o Q 4) se saturará, permitiendo la corriente a través de las resistencias R 3 y R 4, y encendiendo el transistor de salida final Q 5 para una salida de nivel lógico “bajo” (0). La única forma en que la salida de este circuito puede asumir un estado “alto” (1) es si tanto Q 3 como Q 4 están cortados, lo que significa que ambas entradas tendrían que estar conectadas a tierra, o “baja” (0).

    La tabla de verdad de este circuito, entonces, es equivalente a la de la puerta NOR:

    04129.png

    Para convertir este circuito de puerta NOR en una puerta OR, tendríamos que invertir el nivel lógico de salida con otra etapa de transistor, tal como hicimos con el ejemplo de puerta Nand-to-and:

    04130.png

    La tabla de verdad y el circuito de puerta equivalente (una puerta NOR de salida invertida) se muestran aquí:

    04131.png

    Por supuesto, las etapas de salida de tótem-polo también son posibles en los circuitos lógicos NOR y OR TTL.

    Revisar

    • Se puede crear una puerta OR agregando una etapa de inversor a la salida del circuito de puerta NOR.

    This page titled 3.6: Puertas TTL NOR y OR is shared under a GNU Free Documentation License 1.3 license and was authored, remixed, and/or curated by Tony R. Kuphaldt (All About Circuits) via source content that was edited to the style and standards of the LibreTexts platform; a detailed edit history is available upon request.