4: Estrategias y E/S de interfaz
- Page ID
- 154359
\( \newcommand{\vecs}[1]{\overset { \scriptstyle \rightharpoonup} {\mathbf{#1}} } \) \( \newcommand{\vecd}[1]{\overset{-\!-\!\rightharpoonup}{\vphantom{a}\smash {#1}}} \)\(\newcommand{\id}{\mathrm{id}}\) \( \newcommand{\Span}{\mathrm{span}}\) \( \newcommand{\kernel}{\mathrm{null}\,}\) \( \newcommand{\range}{\mathrm{range}\,}\) \( \newcommand{\RealPart}{\mathrm{Re}}\) \( \newcommand{\ImaginaryPart}{\mathrm{Im}}\) \( \newcommand{\Argument}{\mathrm{Arg}}\) \( \newcommand{\norm}[1]{\| #1 \|}\) \( \newcommand{\inner}[2]{\langle #1, #2 \rangle}\) \( \newcommand{\Span}{\mathrm{span}}\) \(\newcommand{\id}{\mathrm{id}}\) \( \newcommand{\Span}{\mathrm{span}}\) \( \newcommand{\kernel}{\mathrm{null}\,}\) \( \newcommand{\range}{\mathrm{range}\,}\) \( \newcommand{\RealPart}{\mathrm{Re}}\) \( \newcommand{\ImaginaryPart}{\mathrm{Im}}\) \( \newcommand{\Argument}{\mathrm{Arg}}\) \( \newcommand{\norm}[1]{\| #1 \|}\) \( \newcommand{\inner}[2]{\langle #1, #2 \rangle}\) \( \newcommand{\Span}{\mathrm{span}}\)\(\newcommand{\AA}{\unicode[.8,0]{x212B}}\)
Objetivos de aprendizaje
Al término de esta unidad, los alumnos
- Explicar las estrategias de E/S de interfaz
- Distinguir entre enlace y almacenamiento en búfer
- Comprender el modo IO programado de transferencia de datos
- Describir una transferencia DMA.
Esta sección presenta a los alumnos las estrategias de las interfaces de E/S. Incluyen: sondeados, impulsados por interrupciones y DMA.
- 4.2: Mecanismos de interrupción- reconocimiento de vector, y prioridad de interrupción
- En la siguiente sección se presenta al alumno las interrupciones que ocurren en E/S programadas
- 4.3: Acceso Directo a Memoria (DMA)
- Esta sección presenta a los alumnos la E/S programada DMA que proporciona acceso al microprocesador entre dispositivos que operan a diferentes velocidades
- 4.4: Resumen de la Unidad 4
- Al final de esta unidad, los alumnos estarán conocedores de las estrategias de las interfaces de E/S. Esto implica la accesibilidad de los dispositivos conectados al procesador y donde deben realizarse transferencias de E/S entre ellos y el procesador. los diversos métodos de acceso, por ejemplo sondeo, interrupción y DMA. El proceso de interrupción también se aprende en esta sección.