Buscar
- Filtrar resultados
- Ubicación
- Clasificación
- Incluir datos adjuntos
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/02%3A_Material_de_fondo/2.05%3A_Mapas_de_Karnaugh_(K-mapas)La función mínima para este K-map consiste en un grupo de 8 y un grupo de 4, y corresponde a la ecuación f (A, B, C) = B + C'D'. Tenga en cuenta que las celdas A'BC'D' y ABC'D' se utilizan en ambas ec...La función mínima para este K-map consiste en un grupo de 8 y un grupo de 4, y corresponde a la ecuación f (A, B, C) = B + C'D'. Tenga en cuenta que las celdas A'BC'D' y ABC'D' se utilizan en ambas ecuaciones, que es la regla 5 de la tabla de relaciones booleanas, X+X = X, y significa que cualquier término en la suma se puede usar más de una vez para minimizar el circuito.
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/00%3A_Materia_Frontal/02%3A_InfoPageThe LibreTexts libraries are Powered by NICE CXOne and are supported by the Department of Education Open Textbook Pilot Project, the UC Davis Office of the Provost, the UC Davis Library, the Californi...The LibreTexts libraries are Powered by NICE CXOne and are supported by the Department of Education Open Textbook Pilot Project, the UC Davis Office of the Provost, the UC Davis Library, the California State University Affordable Learning Solutions Program, and Merlot.
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/02%3A_Material_de_fondo
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/09%3A_Conceptos_b%C3%A1sicos_de_memoria_-_Chanclas_y_pestillos/9.02%3A_Material_de_antecedentesDe ahí que la operación pueda pensarse como una transición de estado donde el estado inicial de la computadora ( S0 , los dos valores de memoria) se agregan en un bloque negro (lógica de combinación q...De ahí que la operación pueda pensarse como una transición de estado donde el estado inicial de la computadora ( S0 , los dos valores de memoria) se agregan en un bloque negro (lógica de combinación que implementa un sumador), y el resultado es un nuevo estado ( S1 , con el valor de una ubicación de memoria cambiado).
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/07%3A_Decodificadores
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/04%3A_Puertas
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/09%3A_Conceptos_b%C3%A1sicos_de_memoria_-_Chanclas_y_pestillos/9.06%3A_EjerciciosImplemente el pestillo D de la Figura 9.3.6 usando una placa de prueba. Implementar el pestillo D para incluir una línea de habilitación usando Logisim. La línea de habilitación se utilizará para cont...Implemente el pestillo D de la Figura 9.3.6 usando una placa de prueba. Implementar el pestillo D para incluir una línea de habilitación usando Logisim. La línea de habilitación se utilizará para controlar cuándo se establece el pestillo D, por lo que solo se establece si el reloj y la línea de habilitación son altos. Implementar el pestillo D para incluir una línea clara sincrónica usando Logisim. Una línea clara establecerá el valor del pestillo D en 0 en el siguiente pulso de reloj.
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/06%3A_Adders/6.06%3A_EjerciciosImplementar el circuito de medio sumador en la placa de pruebas. Implemente el circuito de sumador completo en la placa de pruebas. Usando como modelo el sumador de 2 bits presentado en el capítulo, i...Implementar el circuito de medio sumador en la placa de pruebas. Implemente el circuito de sumador completo en la placa de pruebas. Usando como modelo el sumador de 2 bits presentado en el capítulo, implemente un sumador de 4 bits en Logisim. Implementar un sumador de 8 bits.
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/01%3A_Antes_de_comenzar/1.01%3A_Introducci%C3%B3nEste capítulo proporciona una visión general de todo el texto, y lo que el lector puede esperar aprender. También proporciona una lista de todos los materiales necesarios para implementar los circuito...Este capítulo proporciona una visión general de todo el texto, y lo que el lector puede esperar aprender. También proporciona una lista de todos los materiales necesarios para implementar los circuitos cubiertos en este texto.
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/02%3A_Material_de_fondo/2.04%3A_Forma_Normal_Disyuntiva_(DNF)Tenga en cuenta que estos minterms son los números 4, 5, 6 y 7 4 en la tabla por lo que una mano corta para escribir el DNF es la siguiente: Y en las computadoras modernas, la velocidad de la luz suel...Tenga en cuenta que estos minterms son los números 4, 5, 6 y 7 4 en la tabla por lo que una mano corta para escribir el DNF es la siguiente: Y en las computadoras modernas, la velocidad de la luz suele ser el factor limitante en qué tan rápido puede ciclar la CPU, y por lo tanto en la velocidad de la CPU. Para la función f1 (A, B, C) en la Tabla 2.3.3, el número de puertas AND es 8, o puertas es 3, y no puertas es 4, o un total de 15 puertas.
- https://espanol.libretexts.org/Ingenieria/Libro%3A_Proyectos_de_circuitos_digitales_-_Una_vision_general_de_los_circuitos_digitales_a_traves_de_la_implementacion_de_circuitos_integrados_(Kahn)/02%3A_Material_de_fondo/2.03%3A_Tablas_de_la_VerdadPor ejemplo, una función booleana f, que toma 2 valores de entrada A y B, produciría un valor de salida, f (A, B). Es posible caracterizar completamente la función f (A, B) enumerando todas las combin...Por ejemplo, una función booleana f, que toma 2 valores de entrada A y B, produciría un valor de salida, f (A, B). Es posible caracterizar completamente la función f (A, B) enumerando todas las combinaciones de entrada posibles y A y B (00, 01, 10, 11), y especificando la salida f (A, B) para cada combinación de entrada.