30.4: Procedimiento
- Page ID
- 86884
30.4.1: Divisor controlado por voltaje
1. Considere el circuito de la Figura 30.3.1 donde Vin es un pico sinusoidal de 100 mV a 1 kHz, Ra = 4.7 k\(\Omega\) y Rg = 10 k\(\Omega\). Como Vc varía entre 0 y\(V_{GS(off)}\), la resistencia del JFET varía entre un valor cercano abierto y un valor mínimo de\(R_{ds(on)}\). Vout se deriva de un divisor de voltaje entre Ra y la resistencia del JFET.
2. Construir el circuito de la Figura 30.3.1 con Ra = 4.7 k\(\Omega\) y Rg = 10 k\(\Omega\). Establezca Vin a pico de 100 mV a 1 kHz. Ajuste el voltaje de control,\(V_C\), a 0 VCC. Mida la señal en Vout usando el osciloscopio y registre el valor en la Tabla 30.5.1. También, usando la regla del divisor de voltaje, determinar la resistencia efectiva del JFET.
3. Repita el paso 2 para los voltajes de control restantes enumerados en la Tabla 30.5.1.
4. Usando los datos de la Tabla 30.5.1, cree una gráfica de resistencia efectiva versus voltaje de control.
30.4.2: Conmutador analógico
5. Construye el circuito de la Figura 30.3.2 con Ra = Rb = 4.7 k\(\Omega\) y Rg = 10 k\(\Omega\). Establezca Vin a pico de 100 mV a 1 kHz. Ajuste el voltaje de control,\(V_C\), a 0 VCC. Mida la señal en Vout usando el osciloscopio y registre el valor en la Tabla 30.5.2.
6. Ajuste el voltaje de control a −8 VCC, mida y registre la señal de salida en la Tabla 30.5.2. Con base en estas lecturas, determinar las atenuaciones\((V_{out}/V_{in})\) y registrar los resultados en la Tabla 30.5.2.
30.4.3: Simulación por Computadora
7. Repita los pasos 2 y 3 usando un simulador, registrando los resultados en la Tabla 30.5.3.